USB4.0主控芯片进展:基于FPGA技术 性能提升四倍

[复制链接]
查看2568 | 回复0 | 2024-6-18 22:57:01|发表时间:2024-6-18 22:57:01| 显示全部楼层 |阅读模式

ChMkK2ZvI9WITmAMAAQRoeQ0j1QAAfYcwAPLbsABBG5935.jpg

ChMkK2ZvI9WITmAMAAQRoeQ0j1QAAfYcwAPLbsABBG5935.jpg

祥硕(ASMedia)近日展示了USB4 v2主控和PHY物理层方案的原型。这款产品基于FPGA技术,支持80Gbps的传输带宽速率,同时还实现了160Gbps的Gen3与Gen4混合模式。
相较于现有的USB 40Gbps技术,USB4 v2带来了四倍的性能提升。此外,祥硕还表示其方案已支持PAM3信号编码调制。目前尚未公布具体的眼图,但从公开的信息来看,该产品在信号完整性、扭曲、噪音等方面指标优秀。
据祥硕预计,在完成USB4 v2主控芯片流片后,预计商用落地时间可能要等到2025年下半年。虽然USB4 v2已经在两年前宣布,并有望成为新一代通用串行总线接口标准,但至今仍未投入商业使用。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则